1. Kondisi [Kembali]
Modul 2 Percobaa 1 Kondisi 7
Buatlah rangkaian seperti gambar percobaan 1 dengan menggunkan D flip flop dan output 4 bit.
2. Gambar Rangkaian Simulasi [Kembali]
3. Vidio Simulasi [Kembali]
4. Prinsip Kerja [Kembali]
Rangkaian di atas merupakan rangkaian asynkrounous counter output 4 bit dimana terdiri dari 4 buah D FF dimana masing FF itu menyatakan satu bit. Dimana clk pertama dihubungkan dengan sinyal generator sedangkan clk selanjutnya dihubungkan seri dengan clk sebelumnya. Semua output Q pada rngkaian kita hubungkan dengan LED. Set dan reset pada rangkaian yaitu aktif low dimana jika logika nol baru aktif. Kegunaan set yaitu untuk me setting output Q menjadi 1 sedangkan Reset yaitu digunakan apabila reset berlogika nol untuk me setting atau me reset output Q berlogika nol. Pada rangkaian set dan reset kita buat berlogika 1 maka set dan reset tidak aktif sehingga yang mempengaruhi output dari Q dan Q' hanyalan dari D dan clk.
Dari D FF 4 bit ini nanti akan menghasilkan bilangan biner sebanyak 16. Pada rangkaian kita menggunaana clk aktif tinggi (high) maka output pada Q akan berlogika 1 sehingga led aktif. Kemudian di clk lagi ke logika 0 sehingga D FF akan mempertahankan kondis akhir dari Q. Setelah itu di clk lagi ke logika 1 maka output pada Q’ akan berlogika 1 sehingga diteruskan ke clk setelahnya sehingga output Q U1B berlogika 1 sehingga led aktif begitu seterusnya. Rangkaian asynchronous counter ini akan terlihat pergerakan dari output Q nya seperti perhitungan biner 4 bit. Yaitu 0000, 0001, 0010, 0011, 0100, 0101, 0110, 0111, 1000, 1001, 1010, 1011, 1100, 1101, 1110, 1111 yang artinya perhitungan desimal dari 0 hingga 15. Ketika sampai ke bilangan biner berjumlah 15 yaitu 1111 maka setelah 1111 maka akan kembali ke 0000.
5. Link Download [Kembali]
File HTML klik
File Rangkaian klik
Vidio Simulasi klik
Tidak ada komentar:
Posting Komentar